Chip Design Contest(CDC) Design of a DC–30 GHz 5-Bit Digital Attenuator Using Bridge Capacitors and Phase-Error Suppression Inductors 논문번호 : 202503025 주저자 : 이병찬 소속 : 충남대학교 전자공학과 지도교수 : 김철영 전시담당자 : 이병찬(bbb0468@naver.com) 포스터 :